neprihlásený
|
Piatok, 22. novembra 2024, dnes má meniny Cecília |
|
ARM predstavila výkonné jadro pre servery, pre 128-jadrové CPU
Značky:
ARMCPUservery
DSL.sk, 21.2.2019
|
|
Spoločnosť ARM vyvíjajúca a licencujúca rovnomennú procesorovú platformu aktuálne oznámila nové jadrá špecificky pre použitie v serveroch a inej infraštruktúre.
Doteraz ARM navrhovala jadrá Cortex-A primárne pre mobilné respektíve iné osobné počítačové zariadenia, verzie Cortex-R pre real-time aplikácie a Cortex-M pre relatívne málo výkonné mikrokontrolery.
Viacero výrobcov vyvinulo alebo vyvíja síce ARM procesory pre servery, tie sú postavené typicky na jadrách vlastného návrhu prípadne na výkonnejších z Cortex-A jadier. Nové jadrá Neoverse od ARM sú určené špecificky pre servery a mohli by viesť k presadeniu ARM procesorov aj v tomto segmente.
ARM konkrétne predstavila dve nové jadrá, Neoverse N1 a E1.
N1 je určené pre čo najväčší výpočtový výkon do procesorov pre cloudové servery prípadne iné serverové nasadenia. Určené je pre 7-nm výrobný proces a postaviť sa na ňom budú dať CPU so 4 až 128 jadrami, pričom limitom pri vyššom počte jadier bude najmä priepustnosť komunikácie s pamäťou. CPU nebudú musieť byť nutne na jednom čipe a budú môcť byť zložené z viacerých tzv. chipletov prepojených cez CCIX linky.
ARM v popise N1 porovnáva toto jadro s Cortex-A72, ktoré sa používa v niektorých serverových dizajnoch. Oproti A72 dosahuje násobne lepší výkon vo viacerých cloudových nasadeniach, napríklad 2.5x pri behu webserveru Nginx, 1.7x pri behu Java aplikácií, 2.5x pri MemcashD, 6x pri DeepBench.
N1 má zároveň o 30% lepší pomer výkonu a spotreby. U osemjadrových CPU očakáva ARM TDP menej ako 20 Wattov, u 128-jadrových CPU do 200 Wattov.
N1 má zlepšený výkon vo viacerých špecifických serverových nasadeniach, podporuje napríklad rozšírenie Armv8.2 VHE pre virtualizáciu, má optimalizovaný výkon pri rýchlom vektorovom spracovaní dát SIMD v podobe spracovávania dvakrát 128 bitov na plnom takte a relatívne veľké množstvo cache pamäte, 64 + 64 KB L1 a 512 KB alebo 1 MB L2.
Druhé avizované jadro E1 je určené pre špecifické nasadenia pracujúce s veľkým množstvom dát, najmä pre sieťové zariadenia. To dosahuje okrem iného podporou multitreadingu, vykonávania dvoch vlákien na jednom jadre, doteraz nepodporovaným v ARM jadrách.
Kedy by mali prísť na trh prvé procesory, servery a zariadenia postavené na nových jadrách nie je jasné.
Najnovšie články:
Diskusia:
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
hmmmmm
Od: dj_v
|
Pridané:
21.2.2019 10:55
a budú do MT implementovať aj meltdown a spectre?
|
|
Re: hmmmmm
Od: reg.: Houston
|
Pridané:
21.2.2019 11:08
Zrejme bude stacit pozriet schemu jadra, co vsetko je zdielane a co je samostatne.
Z clanku som ale pochopil, ze ARM sa chce tomuto problemu vyhnut oblukom. N1 bude radsej sialene 128 jadrove bez MT, kde nakrmit 128 jadier po zbernici bude nemozne ale bude urcene pre Cloud.
E1, ktore MT ma, je ale urcene pre "špecifické nasadenia pracujúce s veľkým množstvom dát, najmä pre sieťové zariadenia", kde ti zrejme uzivatelia nespustaju procesy len tak na dialku. Zrejme tam problem meltdown a spectre (aj keby bol pritomny) je potlaceny sposobom pouzitia.
|
|
ultraradikalny optimizmus
Od: syntaxterrorXX. X
|
Pridané:
21.2.2019 12:25
Presne tak. Vzhladom ku schopnosti spracovania komplexnych instrukcii je uspesny vysledok eventualneho zneuzitia meltdown a spectre z predstavy od seba navzajom opisujucich mentalnych atletov mozne priekazne jasne aproximovat.
|
|
Re: ultraradikalny optimizmus
Od: Wizzx
|
Pridané:
21.2.2019 15:00
aha, Syntaxa maju utajit
https://bit.ly/2TWExcc
|
|
ultraradikalny faktizmus
Od: syntaxterrorXX. X
|
Pridané:
21.2.2019 17:42
Svetské súdy nad dedičnému hriechu nepodliehajúcou inteligenciou sú priekazne od nepamäti dvojsečné.
|
|
Re: ultraradikalny faktizmus
Od: Etella
|
Pridané:
22.2.2019 7:05
trapne ú priekazne od nepamäti dvojsečné.
|
|
Re: ultraradikalny optimizmus
Od: Etella
|
Pridané:
22.2.2019 7:04
trapne priekazne jasne aproximovat
|
|
Re: hmmmmm
Od reg.: M.Miiicho
|
Pridané:
21.2.2019 11:32
No nejakú kompatibilitu budú musieť zachovať :D
|
|
Titulok:
Od: RIKK
|
Pridané:
21.2.2019 12:14
ARM doteraz "navrhovala" pici tam, aj R mikrokontrolerovu radu pre real time aplikacie. Nielen Aplikacne a Mkove.
|
|
Re: Titulok:
Od: bt4w
|
Pridané:
21.2.2019 12:46
to "pici tam" je iba citoslovce, alebo nejaka doplnujuca informacia o navrhu?
|
|
Re: Titulok:
Od: asdfsdfsdf
|
Pridané:
21.2.2019 13:05
to je architektura
|
|
Re: Titulok:
Od: pci
|
Pridané:
21.2.2019 21:49
je to preklep
myslel PCI :P
|
|
And morty
Od: Brick
|
Pridané:
21.2.2019 12:23
A neviete,budú prístupné aj skryté inštrukcie,ktoré každý processor obsahuje?
|
|
Re: And morty
Od: reg.: Houston
|
Pridané:
21.2.2019 15:26
Spravny DSLak, by uz jeden mal a vyskusal vsetky kombinacie OPkodov a zverejnil vratene FLAGy v prehladnej tabulke :-)
|
|
Re: And morty
Od: qwertyuiop1
|
Pridané:
21.2.2019 17:26
No hej, akurat ze instrukcie ktore procesor podporuje, nemusia byt dostupne mimo kernel mode, resp. iba v trustzone. To sa potom blbo skusaju vsetky kombinacie.
Aj Intel sa uz nasr...dil, ze mu ludia skusaju vsetky mozne kombinacie, tak novsie procesory maju novu ficuru UMIP (User-Mode Instruction Prevention).
|
|
Matelkovi
Od: Kýbel gitu.
|
Pridané:
23.2.2019 8:02
Jasne že budú, veď preto sú skryté aby o nich každý vedel...
|
|
Hovado
Od: PiccleRick
|
Pridané:
21.2.2019 19:21
No hej,to už zostáva na nás 😀
|
Pridať komentár
|
|
|
|